侵权投诉

搜索
更多>> 热门搜索:
订阅
纠错
加入自媒体

电子产品开关电源系统-FLY高低压输出-待机功耗测试&分析

现在的电子产品&设备,我们应用开关电源方式除了效率以外,空载或者待机功耗也变得越来越重要了!这不仅是因为各种各样的能效标准的执行,也符合实际应用的需求;特别对于一些电子电器甚至大部分的用电设备都需要长时间工作在待机状态。

我们用AC/DC的开关电源系统,不同的产品应用要求不一样,有500mW、300mW、再到100mW,后面还会要求充电器达到10mW以下功耗要求!我以FLY为例来进行理论和实际的测试分析。

1.分析及测试原理图

输入部分损耗

1.脉冲电流造成的共模电感T的内阻损耗加大适当设计共模电感,包括线径和匝数对待机功耗也会有帮助

2.放电电阻上的损耗;在符合安规的前提下加大放电电阻的阻值

3.热敏电阻NTC上的损耗;在符合其他指标的前提下减小热敏电阻的阻值

这里最大的损耗就来自于X电容放电的电阻。大部分的安规标准都要求1s内把X电容的电压放到安全电压以下。这样容值越大,放电的电阻就越小,损耗也就越大。举个例子,0.47uF的电容并联3.3M的电阻,230Vac条件下的空载损耗就有~18mW。

4.整流桥的后面在母线上会有几个高压器件,需要特别注意漏电流的大小!300V的母线每10uA就产生3mW的损耗。

半导体器件一般来说都还好,比如整流桥、MOSFET,关断时的漏电基本都在1uA以下。高温情况下会大一些;但在空载损耗基本也只看常温条件,没有负载电路本身也没热量产生。电解电容的漏电在有些情况下就不能忽略了,电容越大漏电流越强,基本上是和CV成正比关系的。而且电容的质量参差不齐,质量差的电容漏电流要大好几倍。可以测试一下如果达到10uA这个数量级了使用的时候就要小心一些了。

5.对于开关电源IC-FLY我们有意要做低待机功耗;至少要先一个有内置高压启动电流源的控制芯片!如果真没有的话,也至少需要外搭一个。 一些没有高压引脚的芯片也提供一个控制引脚来连接外置的高压开关管;这样系统的BOM会复杂一些了!本测试原理的控制方式如下:

芯片本身的功耗是Icc*Vcc/?Icc是工作电流,Vcc是工作电压,?是转换效率。因为芯片稳定工作的工作电压一般都来自辅助绕组,所以?取决于开关频率和功率电路的设计,后面也会陆续提到影响转换效率的一些因素。

目前我了解的趋势分析,AC/DC类的功能电源芯片,只要功能不是特别复杂的,Icc都应该能做到uA这个数量级。只有一些很复杂的芯片,比如PFC+LLC combo这种,或是大功率电源中所采用的数字芯片耗电才会在mA级别。特别大功率的电源有时会采样辅助电源的方式来解决待机功耗!

Vcc则是取决于辅助绕组的设计。为了是芯片功耗最小化,设计的时候当然应采用尽量低的供电电压。只是要注意辅助绕组提供的电源一般会随着负载减轻而降低。必须保证Vcc在空载条件下也能保持在最低工作电压以上。

芯片的控制方式可以说是决定待机功耗最重要的一环。

轻载或空载状态下,开关损耗在转换效率中占主导地位。

因此为了降低待机功耗,大部分电源芯片都采取轻载降频的控制方式。FLY架构现在比较流行的一种复合控制模式:重载时采用PWM,随着负载减轻频率下降,在接近空载的区域采用Burst的工作模式进一步降低开关频率(如上图示)!

这种控制方式在实际应用中有一个矛盾需要考虑。理论上来说保持最大的ipk可以在空载状态下获得最低的开关频率(1/2 *Lm*ipk^2*fs)。但开关频率在20kHz一下就会有噪音的问题,从这个角度来看就需要ipk越小越好。因此在实际应用的时候就需要找到最佳化的设计了。

实际上Burst的方式也有一些细节是值得注意的。

每隔100ms连出10个开关和每10ms出一个开关,看起来平均频率是一样的,但转换效率会不会有差别呢?注意是会有一些区别的。请关注下面的测试Data!

注意:FLY电源中,有RCD钳位电路中的能量每次Burst都是充满再放完的,这样的话连续出的开关数多一点会比较好。

LLC的情况会不一样,因为LLC的Burst基本前一两个周期把能量已经都输出来了,后面再开关基本上只剩励磁电流了,换句话说后面出的开关都是在做无用功,除了产生开关损耗外没别的了。这样就是连出的开关数少一点会比较好!

6.变压器的损耗

由于待机时有效工作频率很低,并且一般限流点很小,磁通变化小,磁芯损耗很小,对待机影响不大,但绕组损耗是不可忽略的。

变压器绕组引起的损耗;

绕组的层与层之间的分布电容的充放电损耗(分布电容在开关MOS管关断时充电,在开关MOS管开通时放电引起的损耗。)

当测试mos管电流波形时,刚开启的时候有个电流尖峰主要由变压器分布电容引起。改善方法:在绕组层与层之间加绝缘胶带,来减少层间分布电容。

7.开关管MOSFET上的损耗

mos损耗包括:导通损耗,开关损耗,驱动损耗。其中在待机状态下最大的损耗就是开关损耗。

改善办法:降低开关频率、使用变频芯片甚至跳频芯片(在空载或很轻负载的情况下芯片进入间歇式振荡)

8.整流管上的吸收损耗

输出整流管上的结电容与整流管的吸收电容在开关状态下引起的尖峰电流反射到原边回路上,引起的开关损耗。另外还有吸收电路上的电阻充放电引起的损耗。

改善方法:在其他指标允许的前提下尽量降低吸收电容的容值,降低吸收电阻的阻值。

当然还有整流管上的开关损耗、导通损耗和反向恢复损耗,这应该在允许的情况下尽量选择导通压降低和反向恢复时间短的二极管。

9.输出反馈电路的损耗

比如客户有实际的具体需求:

A.Testevaluation

Test ambienttemperature:25℃

AC input (ACIN): 230VAC

Loadrequirement: 12V/10mA (Electronic load)

Power supply work;TV motherboard no power supply

Standby power:    <0.3W  (< 0.28W best)

B.The wholeMachine system Test and evaluation

Test ambienttemperature:25℃

AC input (ACIN): 220VAC (Applied voltage rating according to product)

The system is on STBthrough the main board: V-STB=9V

Mainboard power 5V/ 3.3V

Test System powerconsumtion: <0.3W

注意:原边反馈和副边反馈的芯片在待机功耗上的表现也是有所区别的;

原边反馈的好处是省了光耦和TL431,但可以说的优势就是降低了空载损耗,因为光耦和TL431也都会让系统有损耗!

上面是一个典型的副边反馈的配置,空载状态下典型的偏置电流都在500uA-1mA之间,那么假设副边和辅助绕组的供电都是12V的话,这里就产生了10-20mW的损耗!记住还要考虑转换效率!!如果降低到如上图的9V输出的话,就会再降低点功耗啦!目前是我们通用的设计方法!

有人说减小偏置电流来降低这部分损耗,但是别忘了,满载时的偏置电流空载时还要小很多。这样做可能会影响整个的环路的稳定性能!需要慎重!

1  2  下一页>  
声明: 本文由入驻维科号的作者撰写,观点仅代表作者本人,不代表OFweek立场。如有侵权或其他问题,请联系举报。

发表评论

0条评论,0人参与

请输入评论内容...

请输入评论/评论长度6~500个字

您提交的评论过于频繁,请输入验证码继续

暂无评论

暂无评论

文章纠错
x
*文字标题:
*纠错内容:
联系邮箱:
*验 证 码:

粤公网安备 44030502002758号